Skip to main content

Höchst-integrierte Rechensysteme für CAE Arbeitsplatz Netzwerke

  • Conference paper
Architektur und Betrieb von Rechensystemen

Part of the book series: Informatik-Fachberichte ((INFORMATIK,volume 78))

  • 32 Accesses

Zusammenfassung

Unter dem Überbegriff CAE (Computer-Aided Engineering) soll im folgenden das weite Feld rechnerunterstützter, wenigstens teilweise i n — teraktiverTätigkeiten von Ingenieuren und Wissenschaftlern vereint sein.

This is a preview of subscription content, log in via an institution to check access.

Access this chapter

Chapter
USD 29.95
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
eBook
USD 54.99
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
Softcover Book
USD 69.99
Price excludes VAT (USA)
  • Compact, lightweight edition
  • Dispatched in 3 to 5 business days
  • Free shipping worldwide - see info

Tax calculation will be finalised at checkout

Purchases are for personal use only

Institutional subscriptions

Preview

Unable to display preview. Download preview PDF.

Unable to display preview. Download preview PDF.

Literatur

  1. Alpert, D.: “32-bit processor chip integrates major system functions”, Electronics, Juli 1983, S. 113–119

    Google Scholar 

  2. BELL SYSTEM TECHNICAL JOURNAL, Bd. 57, No. 6, 1978 (ganzes Heft)

    Google Scholar 

  3. Beyers, J. et al.: “A 32-Bit VLSI CPU CHIP”, IEEE Journal of Solid-State Circuits, Bd. SC-16, No.5, S. 537–542, Oct. ‘81

    Article  Google Scholar 

  4. Bursky, D.: “16 and 32-bit micro chips challenge minis and mainframes” Electronic Design, S. 131, Mai 1981

    Google Scholar 

  5. “HP-UX - die UNIX Implementierung von Hewlett-Packard”, Computer Advances Wien, 1983, S. 10–13

    Google Scholar 

  6. Giloi, W.: “Rechnerarchitektur”, Springer Verlag Berlin Heidelberg, New York, 1981

    MATH  Google Scholar 

  7. “HP 9000 HP-UX Operating System”, Datenblatt, PN 5953–9402

    Google Scholar 

  8. Mikkelson, J. et al.: “An NMOS VLSI Process for Fabrication of a 32-Bit CPU Chip”, IEEE Journal of Solid State Circuits, Bd. SC-16, No r, S. 542–547, Oktober 1981

    Article  Google Scholar 

  9. Ward, B.: “Ein integriertes CAD System für die Entwicklung von Logikschaltungen, sowie Leiterplatten-Layout”, VDI-Berichte Nr. 492, S. 363–371, 1983

    Google Scholar 

Download references

Author information

Authors and Affiliations

Authors

Editor information

Editors and Affiliations

Rights and permissions

Reprints and permissions

Copyright information

© 1984 Springer-Verlag Berlin Heidelberg

About this paper

Cite this paper

Schäfer, H. (1984). Höchst-integrierte Rechensysteme für CAE Arbeitsplatz Netzwerke. In: Wettstein, H. (eds) Architektur und Betrieb von Rechensystemen. Informatik-Fachberichte, vol 78. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-69394-6_12

Download citation

  • DOI: https://doi.org/10.1007/978-3-642-69394-6_12

  • Publisher Name: Springer, Berlin, Heidelberg

  • Print ISBN: 978-3-540-12913-4

  • Online ISBN: 978-3-642-69394-6

  • eBook Packages: Springer Book Archive

Publish with us

Policies and ethics