Zusammenfassung
Es wird ein System zur echtzeitfähigen Generierung des Hierarchischen Strukturcodes vorgestellt. Für eine effiziente Entwicklung und Implementierung von Operationen zur Erkennung von Objekten im HSC ist eine entsprechende leistungsfähige Erzeugung des HSC erforderlich. Das System zur HSC-Generierung besteht aus der Bildaufnahme und Bildaufbereitung, der Detektion und der Verknüpfung. In der ersten Realisierungsphase wurde der Schwerpunkt auf die Entwicklung eines Spezialprozessors zur Detektion gelegt, der als Codierungsprozessor bezeichnet wird. Durch die Detektion werden Kontur- und Flächeninformationen aus den Grauwertbildern einer Bildpyramide auf eine Datenstruktur abgebildet, die den Bildkoordinaten Codeelemente der entsprechenden Strukturtypen (Kante, helle/dunkle Linie/Fläche) zuordnet. Mit einer diskreten Realisierung des Codierungsprozessors wurde eine beachtliche Beschleunigung der Detektion gegenüber den Softwareimplementierungen erreicht. Zum anderen wurde eine Prozessorarchitektur entwickelt, die mittlerweile als VLSI-Chipsatz vorliegt und somit erstmals eine Codierung in Echtzeit ermöglichen wird 1.
Access this chapter
Tax calculation will be finalised at checkout
Purchases are for personal use only
Preview
Unable to display preview. Download preview PDF.
Literatur
P. J. Burt: The Pyramid as a Structure for Efficient Computation. In: Rosenfeld, A. u. a. (Hg.): Multi-resolution Image Processing and Analysis. Berlin (Springer-Verlag) 1984, 6–35
G. Hartmann: Recognition of Hierarchically Encoded Images by Technical and Biological Systems. Biological Cybernetics 57, 1987, 73–84
G. Hartmann, N. Bilau: Merkmalsbestimmende Operationen. Bericht zum DFG-Projekt HA 1314/6–2 (unveröffentlicht). Paderborn 1990
L. P. Jaroslawsky: Einführung in die Digitale Bildverarbeitung. VEB Deutscher Verlag der Wissenschaften Berlin 1985
Mertsching, Bärbel: Lernfähiges wissensbasiertes Bilderkennungssystem auf der Grundlage des Hierarchischen Strukturcodes. Fortschr.-Ber. VDI Reihe 10 Nr. 191. Düsseldorf (VDI Verlag) 1991
Lutz Priese, Volker Rehrmann, Ursula Schwolle: A Fast Generator for the Hierarchical Structure Code With Concurrent Implementation Techniques. In: Burckhardt, H. u. a. (Hg.): Mustererkennung 1989. Informatik Fachberichte 219. Berlin u. a. (Springer-Verlag) 1989, 416–419
Westfechtel, August: Entwurf und Realisierung eines Prozessors zur hierarchischen Codierung von Flächen, Kanten und Linien. Fortschr.-Ber. VDI Reihe 10 Nr. 138. Düsseldorf (VDI Verlag) 1990
Author information
Authors and Affiliations
Editor information
Editors and Affiliations
Rights and permissions
Copyright information
© 1992 Springer-Verlag Berlin Heidelberg
About this paper
Cite this paper
Bilau, N., Schnusenberg, J. (1992). Ein schneller Codierungsprozessor für ein System zur echtzeitnahen Generierung des Hierarchischen Strukturcodes (HSC) mit Schnittstelle zum Erkennungssystem PANTER. In: Fuchs, S., Hoffmann, R. (eds) Mustererkennung 1992. Informatik aktuell. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-77785-1_38
Download citation
DOI: https://doi.org/10.1007/978-3-642-77785-1_38
Publisher Name: Springer, Berlin, Heidelberg
Print ISBN: 978-3-540-55936-8
Online ISBN: 978-3-642-77785-1
eBook Packages: Springer Book Archive