Zusammenfassung
Moderne Hochgeschwindigkeitsnetze mit Datenraten im Megabit bzw. Gigabit-Bereich stellen hohe Anforderungen an die sie verbindenden Zwischensysteme. Diese müssen in der Lage sein, die aggregierte Datenrate zu verarbeiten und zu vermitteln. Bei einem Router ist hier unter anderem die Verarbeitung des Vermittlungsprotokolls zeitkritisch. Dieser Beitrag stellt einen IP-Prozessor vor, der in einer verteilten Routerarchitektur zum Einsatz kommt. Der als VLSI-Baustein realisierte IP-Prozessor fährt alle Funktionen des Internet Protokolls auf einem Netzwerkadapter aus. Erste Simulationen des IP-Prozessors führten zu vielversprechenden Ergebnissen.
Access this chapter
Tax calculation will be finalised at checkout
Purchases are for personal use only
Preview
Unable to display preview. Download preview PDF.
Literaturverzeichnis
Asthana, A.; Delph, C.; Jagadish, H. V.; Krzyzanowski, P.; Towards a Gigabit IP Router Journal of High Speed Networks 1, 281–288, IOS Press, 1992
Braden, R.; Borman, D.; Partridge, C.; Computing the Internet Checksum RFC 1071, 1988
Chisvin, Lawrence; Duckworth, R. James; Content-Addressable and Associative Memory: Alternatives to the Ubiquitous RAM IEEE Computer, Vol. 22, No. 7, July 1989
Chen, Kuan-chih; Zitterbart, Martina; Design Report of Receive Memory Management Unit (RMMU) in a High Speed Multiport IP Router -- High Level Design Report, Version 2 Institut für Telematik, Universität Karlsruhe, März 1994
Chen, Kuan-chih; Zitterbart, Martina; Design Report of Receive Memory Management Unit (RMMU) in a High Speed Multiport IP Router -- Detailed Design Report, Version 2 Institut für Telematik, Universität Karlsruhe, April 1994
Deering, S.; Simple Internet Protocol Plus (SIPP) Specification, Internet-Draft, Juli 1994
Kapoor, Sanjay; Buddhikot, Milind M.; Parulkar, Gurudatta M.; Design of an ATM-FDDI Gateway Internetworking, Research and Experience, Vol. 4, 21–45, 1993
Kapoor, Sanjay; Parulkar, Gurudatta M.; Design of an ATM-FDDI Gateway Internetworking: Research and Experience, Vol. 4, 1993
Postel, J.B.; Internet Protocol RFC 791, September 1981
Postel, J.B.; Internet Control Message Protocol RFC 792, September 1981
Souza, R.J.; Krishnakumar, P.G.; Özveren, C.M.; Simcoe, R.J.; Spinney, B.A.; Thomas, R.E.; Walsh, R.J.; The GIGAswitch System: A High-Performance Packet Switching Platform Digital Technical Journal, vol. 6, no. 1, 1994
Steegmüller, Jörg; Routingtabellen für Gigabit-IP-Router Diplomarbeit am Institut für Telematik, Universität Karlsruhe, Mai 1994
Tantawy, Ahmed; Zitterbart, Martina; Multiprocessing in High Preformance IP Routers Protocols for High-Speed Networks, III (C-9) Elsevier Science Publishers B.V. (North-Holland), 1993
Tantawy, A.; Koufopavlou, O.; Zitterbart, M.; Abler, J.; On the Design of a Multigigabit IP Router Journal of High Speed Networks, Vol. 3, No. 3, 1994
Wiltfang, Hajo; IP-Prozessor für Gigabit-Router Diplomarbeit am Institut für Telematik, Universität Karlsruhe, April 1994
Author information
Authors and Affiliations
Editor information
Editors and Affiliations
Rights and permissions
Copyright information
© 1995 Springer-Verlag Berlin Heidelberg
About this paper
Cite this paper
Wiltfang, H.R., Zitterbart, M. (1995). IP-Prozessor für Gigabit-Router. In: Franke, K., Hübner, U., Kalfa, W. (eds) Kommunikation in Verteilten Systemen. Informatik aktuell. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-79561-9_40
Download citation
DOI: https://doi.org/10.1007/978-3-642-79561-9_40
Publisher Name: Springer, Berlin, Heidelberg
Print ISBN: 978-3-540-58960-0
Online ISBN: 978-3-642-79561-9
eBook Packages: Springer Book Archive