Zusammenfassung
Simulationsprogramme sind wichtige Hilfsmittel für die Verifikation bei Schaltkreis-und Systementwurf. Unter Multi-Level-Simulation versteht man die Simulation von Systemen, deren Teilsysteme auf unterschiedlichen Beschreibungsniveaus modelliert und zusammen simuliert werden /A-D-78/, /New-79/, /Rey-80/, /APD-81/, /DGW-82/, /BHL-83/, /DSS-84/, /Sch-85/, /DAC-87/, /DST-87/, /Ram-87/. Im Bild 1 sind die mit KOSIM gleichzeitig simulierbaren Modellierungsebenen dargestellt.
This is a preview of subscription content, log in via an institution.
Buying options
Tax calculation will be finalised at checkout
Purchases are for personal use only
Learn about institutional subscriptionsPreview
Unable to display preview. Download preview PDF.
Literatur
Arnout, G.; DeMan, H.: The use of threshold functions and boolean-controlled network elements for macromodelling of LSI circuits. IEEE J. Solid-State Circuits SC-13(1978)3, 326-332
Antognetti, P.; Pederson, D.O.; DeMan, H.: Computer Design Aids for VLSI Circuits. Sijthoff Nordhoff, Alphen 1981
Borrione, D.; Humbert, M.; Le Faou, C.: Hierarchical mixed-mode simulation mechanisms in the CASCADE project. In: F. Anceau, E.J. Aas (Hrg.) VLSI’83; North-Holland 1983
Breuer, M.A. (Hrg.): Digital System Design Automation: Languages, Simulation Data Bases.Computer Science Press,1975
Bryant, R.E.: A survey of switch-level algorithms. IEEE Design Test, August 1987, 26–40
Crenze, U.: Einige Aspekte der Implementierung und Anwendung der Hardware-beschreibungssprache ISPS. 16. ZKI-Arbeitstagung, Dresden 1988, 75–79
Clauß, C.; Schwarz, P.: Ein Verfahren zur blockorientierten Analyse nicht-linearer Netzwerke. 3. Tagung Schaltkreisentwurf, Dresden 1989, 153-157
Duley, J.R.; Dietmeyer, D.L.: A digital system design language (DDL). IEEE Trans. Computer C-17(1968)9, 850–861
DACAPO III System, User Manual. Dosis GmbH, Dortmund 1987
Daseking, H.W.; Gardner, R.I.; Weil, P.B.: VISTA: a VLSI CAD system. IEEE Trans. CAD-1(1982)1, 36–52
Donath, U.: Behandlung von MOS-Schaltungen in der dynamischen Logiksimulation. 3. Tagung Schaltkreisentwurf, Dresden 1989, 201–205
Doshi, M.H.; Sullivan, R.B.; Schuler, D.M.: THEMIS logic simulator–a mixed mode, multi-level, hierarchical, interactive digital circuit simulator. Proc. 21. Design Autom. Conf. 1984, 24–31
Donath, U.; Schwarz, P.; Trappe, P.: Dynamische Logiksimulation auf Bit-und Wort-Niveau. 1. Tagung Schaltkreisentwurf, TU Dresden 1986, 218–228
Donath, U.; Schwarz, P.; Trappe, P.; Clauss, C.; Kurth, G.: A multi-level simulator for integrated circuit design. Proc. ECCTD’87, Paris 1987, 465–470
Engelmann, F.E.; Schäffer, D.; Sühnel, C.: Gate-Array-Schaltkreise für den Satellitenrundfunk. 16. ZKI-Arbeitstagung, Dresden 1988, 58–62
Goering, R.: A full range of solutions emerge to handle mixed-mode simulation. Computer Design (1988)3, 57–65
Garte, D.; Haufe, J.; RUlke, S.: HBD–Ein Programmsystem zur Simulation von Struktur und Funktion komplexer digitaler Systeme. 3. Tagung Schaltkreisentwurf, Dresden 1989, 122–127
Horneber, E.-H.: Simulation elektrischer Schaltungen auf dem Rechner. Springer, Berlin 1985
Issel, W. u.a.: NBS-84: A structural description language for VLSI design. Proc ECCTD’85, Prag 1985, 62–65
Kurth, G.; Trappe, P.: Ein Programmsystem zur multi-level-Simulation integrierter Schaltkreise. 32. Intern. Wiss. Koll. TH Ilmenau 1987, Sektion B2, 207–210
Müller, D.; Knoth, U.; Zimmermannn, C.: Aspekte des funktionellen und strukturellen Gate-Array-Entwurfs auf PC-Technik. 3. Tagung Schaltkreisentwurf, Dresden 1989, 23–27
Muller, J.; Lattermann, J.: PASHDL - Eine Moeglichkeit zur funktionellen Hardware-Beschreibung. Wiss. Z. TU Dresden (1989), Heft 1
Newton, A.R.: Techniques for the simulation of large-scale integrated circuits. IEEE-Trans. CAS-26(1979)9,741–749
Newton, A.R.; Sangiovanni-Vincentelli, A.L.: Relaxation-based electrical simulation. IEEE Trans.CAD-3(1984)4,308–330
Oberst,E.; Wächter,F.: Erarbeitung des funktionellen Verständnisses eines Schaltkreises durch Modellierung und Simulation. 16. ZKI-Arbeitstagung, Dresden 1988, 67–70
Rammig, F.J.: Multilevel simulation techniques. Proc. COMPEURO’87
Reynaert, Ph.; De Man, H. et al.: DIANA: a mixed-mode simulator with a hardware description language for hierarchical design of VLSI. Proc. ICCC 1980, 356-360
Schwarz,P.: KOSIM - A program for the mixed-level simulation of digital integrated circuits. Proc. ECCTD’85, Prag 1985
Saleh, R.A.; Kleckner, J.E.; Newton, A.R.: Iterated timing analysis. Proc. ICCAD, Sept. 1983, 139–140
Donath, U.: Simulation zeitbewerteter Petri-Netze mit dem Multi-LevelSimulator KOSIM. ZKI-Forschungsbericht, 1989
Author information
Authors and Affiliations
Editor information
Editors and Affiliations
Rights and permissions
Copyright information
© 1990 Springer-Verlag Berlin Heidelberg
About this paper
Cite this paper
Schwarz, P., Clauß, C., Donath, U., Haufe, J., Kurth, G., Trappe, P. (1990). KOSIM — ein Mixed-Mode, Multi-Level-Simulator. In: Reusch, B. (eds) Rechnergestützter Entwurf und Architektur mikroelektronischer Systeme. Informatik—Fachberichte, vol 255. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-84304-4_18
Download citation
DOI: https://doi.org/10.1007/978-3-642-84304-4_18
Publisher Name: Springer, Berlin, Heidelberg
Print ISBN: 978-3-540-53163-0
Online ISBN: 978-3-642-84304-4
eBook Packages: Springer Book Archive