Skip to content
Licensed Unlicensed Requires Authentication Published by De Gruyter Oldenbourg May 11, 2010

The Reference Architecture Template of GENESYS: Cross-Domain Platform Services for Three Levels of Integration

Die GENESYS Referenzarchitektur: Domänenübergreifende Plattformdienste zur Integration von Komponenten auf Chip-, Steuergerät- und Systemebene
  • Roman Obermaisser and Hermann Kopetz

Abstract

The reference architecture template of GENESYS provides fundamental architectural services (e. g., communication, configuration, and time services) as the foundation for the implementation and integration of components at chip, device, and system level. The reference architecture template has been designed for multiple application domains, including automotive, avionic, industrial control, and consumer electronic applications. The cross-domain approach results in the ability to exploit the economies of scale, while addressing common challenges of the application domains such as complexity management, robustness and energy efficiency. This paper gives an overview of the reference architecture template and presents instantiations at chip level and system level, namely the Time-Triggered System-on-a-Chip (TTSoC) and Time-Triggered Ethernet (TTE).

Zusammenfassung

Die GENESYS Referenzarchitektur bietet fundamentale Architekturdienste (z. B. Kommunikations-, Konfigurations- und Zeitdienste) als Grundlage zur Implementierung und Integration von Komponenten auf Chip-, Steuergerät- und Systemebene. Die GENESYS Referenzarchitektur unterstützt mehrere Applikationsdomänen: den Automobil-, Flugzeug-, Industrieautomatisierungs- und Konsumelektronikbereich. Dieser domänenübergreifende Ansatz führt zu Kostenvorteilen durch sinkende Erzeugungskosten je Produktionseinheit (“Economies of Scale”) und bietet gleichzeitig Lösungen für gemeinsame technologische Herausforderungen wie Komplexitätsmanagement, Robustheit und Energieeffizienz. Dieser Artikel gibt einen Überblick über die Referenzarchitektur und präsentiert zwei Instanziierungen auf der Chip- und Systemebene: einen zeitgesteuerten System-on-a-Chip und Time-Triggered Ethernet (TTE).


* Correspondence address: TU Wien, Institute of Computer Engineering, Treitlstr. 1-3, 1040 Wien, Österreich,

Published Online: 2010-05-11
Published in Print: 2010-05

© by Oldenbourg Wissenschaftsverlag, München, Germany

Downloaded on 23.4.2024 from https://www.degruyter.com/document/doi/10.1524/itit.2010.0586/html
Scroll to top button