Zusammenfassung
Die Berechnung von Filteroperationen für 2D-Bilder erfordert hohe Rechenleistungen. Diese werden von herkömmlichen PC’s bei Echtzeitanwendungen meist nicht erbracht. Mit dem Einsatz des PCI-Boards microEnable, welches einen konfigurierbaren FPGA erhält, können schon 5 x 5 Filteroperationen um eine Größenordnung beschleunigt werden. In diesem Paper wird gezeigt, wie 1D- und 2D-FIR-Filter als Netzwerke auf dem FPGA umgesetzt werden können. Das Rechenwerk des Netzwerks wird als Pipline aufgebaut und arbeitet parallel. Desweiteren ist es möglich, Filterschaltungen aufzubauen, die gleichzeitig ankommende Bildelemente verarbeiten können. Es werden dann mehrere, parallel arbeitende Rechenwerke eingesetzt, die Rechenleistung erhöht sich entsprechend. Es zeigt sich, daß die Bearbeitungszeit der Bilder nahezu unabhängig von der Größe der Filtermasken ist. Limitierender Faktor ist hierbei die Bandbreite des PCI-Busses
Diese Arbeiten werden im Rahmen des Projekts OpenEye vom Wirtschaftsministerium des Landes Baden-Württemberg gefördert (AZ: 4-4332.62-IMS/4).
Access this chapter
Tax calculation will be finalised at checkout
Purchases are for personal use only
Preview
Unable to display preview. Download preview PDF.
Similar content being viewed by others
Literatur
P. M. Athans, A. L. Abbott: Real-Time Image Processing on a custom Computing Platform. Computer, Feb. 1995.
Jähne, B., Hausseker H., Geißler, P.: Handbook on Computer Vision and Applications. Academic Press, (in Vorbereitung)
Wannemacher, M.: Das FPGA-Kochbuch. Thomson Publishing
Jähne, B.: Digitale Bildverarbeitung. Springer, 4. Ausgabe.
G.R. Goslin,: A Guide to Using Field Programmable Gate Arrays (FPGA’s) for Application-Specific Digital Signal Processing Performance Xilinx Publications
Author information
Authors and Affiliations
Editor information
Editors and Affiliations
Rights and permissions
Copyright information
© 1999 Springer-Verlag Berlin Heidelberg
About this paper
Cite this paper
Hezel, S., Männer, R. (1999). Schnelle Berechnung von 2D-FIR-Filteroperationen mittels FPGA-Koprozessor microEnable. In: Förstner, W., Buhmann, J.M., Faber, A., Faber, P. (eds) Mustererkennung 1999. Informatik aktuell. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-60243-6_29
Download citation
DOI: https://doi.org/10.1007/978-3-642-60243-6_29
Publisher Name: Springer, Berlin, Heidelberg
Print ISBN: 978-3-540-66381-2
Online ISBN: 978-3-642-60243-6
eBook Packages: Springer Book Archive