Zusammenfassung
Viele Probleme im rechnergestützten Entwurf hochintegrierter Schaltungen (CAD für VLSI) lassen sich auf die Aufgabe zurückführen, Objekte über endlichen Bereichen zu manipulieren. Die Effizienz dieser Operationen hängt dabei maßgeblich von den gewählten Datenstrukturen ab. In den letzten Jahren haben sich geordnete binäre Entscheidungsgraphen in diesem Zusammenhang als sehr effiziente Datenstruktur erwiesen. Wir geben einen Überblick über die Entwicklungen in dem vielschichtigen Verbindungsgebiet zwischen Grundlagenforschung und praxisrelevanter angewandter Forschung mit seinem unmittelbaren Einfluß; auf die Leistungssteigerung modemer CAD-Entwurfs- und Verifikationswerkzeuge.
Access this chapter
Tax calculation will be finalised at checkout
Purchases are for personal use only
Preview
Unable to display preview. Download preview PDF.
Literatur
J. Bern, Ch. Meinel, A. Slobodová. OBDD-based Boolean manipulation in CAD beyond current limits. Proc. 32nd Design Automation Conf., 408 – 413, 1995.
B. Bollig, I. Wegener. Improving the variable ordering of OBDDs is NP-complete. IEEE Trans. Computers45, 993 – 1002, 1996.
R. Bryant. Graph-based algorithms for Boolean function manipulation. IEEE Trans. Computers35, 677 – 691, 1986.
R. Bryant. Symbolic Bool. manipulation. ACM Comp. Surveys24, 293 – 318, 1992.
J. Burch, E. Clarke, D. Long, K. McMillan, D. Dill. Symbolic model checking for sequential circuit verification. IEEE Trans. CAD13, 401 – 424, 1994.
E. Clarke, O. Grumberg, et.al. Verification of Futurebus+. Proc. Conf. HDL,1993.
T. Coe. Inside the Pentium FDIV Bug. Dr. Dobb’s Journal20:4, 129 – 135, 1995.
O. Coudert, J. C. Madre. The implicit set paradigm: A new approach to finite state system verification. Formal Methods in System Design6, 133 – 145, 1995.
R. Drechsler, A. Sarabi, M. Theobald, B. Becker, et.al. Efficient representation… based on OKFDDs. Proc. 31st Design Automation Conf., 415 – 419, 1994.
J. Gergov, Ch. Meinel. Efficient analysis and manipulation of OBDDs can be extended to FBDDs. IEEE Trans. Computers43, 1197 – 1209, 1994.
U. Kebschull, E. Schubert, W. Rosenstiel. Multilevel logic synthesis based on functional decision diagrams. Proc. Euro DAC, 43 – 47, 1992.
K. McMillan .Symbolic Model Checking. Kluwer 1993
Ch. Meinel. Modified Branching Programs. LNCS 370. Springer 1989.
Ch. Meinel, A. Slobodová. Speeding up variable reordering of OBDDs. International Workshop on Logic Synthesis, 1997.
Ch. Meinel, T. Theobald. Local encoding transformations for optimizing OBDD-repr. of FSMs. Proc. Formal Methods in CAD, LNCS 1166, 404–418. Springer 1996.
S. Minato . Binary Decision Diagrams and Applications. Kluwer 1996.
D. Sieling, I. Wegener. Graph driven BDDs. Theor. Comp. Sci. 141, 283 – 310, 1995.
I. Wegener . The Complexity of Boolean Functions. John Wiley & Sons 1987.
Author information
Authors and Affiliations
Editor information
Editors and Affiliations
Rights and permissions
Copyright information
© 1997 Springer-Verlag Berlin Heidelberg
About this paper
Cite this paper
Meinel, C., Theobald, T. (1997). Geordnete binäre Entscheidungsgraphen und ihre Bedeutung im rechnergestutzten Entwurf hochintegrierter Schaltkreise. In: Jarke, M., Pasedach, K., Pohl, K. (eds) Informatik ’97 Informatik als Innovationsmotor. Informatik aktuell. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-60831-5_39
Download citation
DOI: https://doi.org/10.1007/978-3-642-60831-5_39
Publisher Name: Springer, Berlin, Heidelberg
Print ISBN: 978-3-540-63066-1
Online ISBN: 978-3-642-60831-5
eBook Packages: Springer Book Archive