Skip to main content

Rechnergestützter Entwurf Integrierter Schaltungen

  • Conference paper
CAD-Fachgespräch

Part of the book series: Informatik-Fachberichte ((INFORMATIK,volume 34))

  • 41 Accesses

Zusammenfassung

Während in manchen Fachbereichen der Computer als Hilfsmittel eher zögernd Eingang findet, ist der Entwurf und die Herstellung integrierter Schaltungen ohne die Rechnerunterstützung nicht mehr möglich. In den verschiedenen Stufen vom Entwurf einer Schaltung bis zur Realisierung werden Computer aller Größen eingesetzt. Man kann Gebiete unterscheiden, in denen der Einsatz des Rechners erst zögernd beginnt, und andere, in denen bereits seit Jahren damit gearbeitet wird. Als eigentliche Antriebskraft für den Computereinsatz läßt sich die immer größere Anzahl von Transistören pro Schaltung erkennen. Während heute bis zu 105 Bauelemente in einer ein-zelnen Schaltung zusammengefaßt sind, rechnet man in 4 Jahren bereits mit 106 Elementen. Mit dem Übergang von der L(arge) S(cale) I(ntegration) zur jetzt beginnenden V(ery) L(arge) S(cale) I(ntegration) nimmt deshalb der Einsatz des Rechners immer mehr zu. Die Entwicklung der entsprechenden CAD-Programme wird sogar als eines der zentralen VLSI-Probleme angesehen.

This is a preview of subscription content, log in via an institution to check access.

Access this chapter

Subscribe and save

Springer+ Basic
$34.99 /Month
  • Get 10 units per month
  • Download Article/Chapter or eBook
  • 1 Unit = 1 Article or 1 Chapter
  • Cancel anytime
Subscribe now

Buy Now

Chapter
USD 29.95
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever

Tax calculation will be finalised at checkout

Purchases are for personal use only

Institutional subscriptions

Preview

Unable to display preview. Download preview PDF.

Unable to display preview. Download preview PDF.

Similar content being viewed by others

Literaturverzeichnis

  1. G. E. Forsythe, W. R. Wasow, „Finite Difference Methods for partial differential equations“, Wiley, New York, 1960

    MATH  Google Scholar 

  2. R. S. Varga, „Matrix Iterative Analysis“, Prentice-Hall, Englewood Clifts, N. J., 1962

    Google Scholar 

  3. D. Äntoniadis et al., „SUPREM: Ä Program for IC Process Modeling and Simulators“, Stanford Electron Labs., May 1977, SEL-77–006

    Google Scholar 

  4. F. van de Wiele, W. Engl, P. Jespers, „Process and Device Modeling for Integrated Circuits“, NATO Advanced Study Inst. Series E, Noordhoft, Leyden, 1977

    Google Scholar 

  5. B. T. Browne, J. J. H. Miller, „Numerical Analysis of Semiconductor Devices“, Boole Press, Dublin, 1979

    MATH  Google Scholar 

  6. W. Engl et al., „OSSI — One Dimensional Semiconductor Device Simulation“, Inst. Theoret. Elektrotechnik, TH Aachen

    Google Scholar 

  7. S. Selberherr, A. Schütz, H. Pötzl, „MINIMOS — Twodimensional Modeling of MOS- Transistors“, Inst, für Allgem. Elektrot. und Elektronik, A-1040 Wien, Gußhausstraße

    Google Scholar 

  8. „TWODIM: Physical Simulation of Twodimensional Bipolar structures“, LISCO, Kard. Mercierlaan 94, B-3030 Heverlee, Belgium

    Google Scholar 

  9. L. Nagel, „SPICE 2: A Computer Program to Simulate Semiconductor Circuits“, Electronics Research Labs., Report No. ERL-M520, University of California, Berkeley, Mai 1975

    Google Scholar 

  10. T. Rübner-Peterson, „NAP 2: A nonlinear Analysis Program for Electronic Circuits“, User Manual 16/5–73, Inst. Circ. Theor. Telecomm., Technical University of Denmark, Lyngby

    Google Scholar 

  11. H. Levin et al., „LASAR — Logic Automated Stimulus And Response“, Teradyne Inc., 183 Essex Street, Boston, MA 02111

    Google Scholar 

  12. S. Szygenda et al., „TEGAS“, Comprehensive Computing Systems and Services, Austin, Texas

    Google Scholar 

  13. B. R. Chawla et al., „MOTIS — A MOS Timing Simulator“, IEEE Trans. Circ. Syst., Vol. CAS-22, 1975

    Google Scholar 

  14. J. Crawford et al., „MOTIS-C: A New Circuit Simulator for MOS LSI Circuits“, Electronics Research Labs., University of California, Berkeley, 1978

    Google Scholar 

  15. G. R. Boyle, „SIMPIL — Simulation Program for Injection Logic“, Electronics Research Lab., Report No. ERL-M78/13, University of California, Berkeley, 1978

    Google Scholar 

  16. G. Arnout et al., „DIANA: A Digital Analog Timing Simulator“, LISCO, Kard. Mercierlaan 94, B-3030 Heverlee, Belgium

    Google Scholar 

  17. R. Newton, „SPLICE: The Simulation of Large Scale Integrated Circuits“, Electronics Research Lab., Report No. ERL M78/52, University of California, Berkeley, 1978

    Google Scholar 

  18. Z. Navabi, F. J. Hill, „Efficient Simulation of AHPL“, Proc. of 16th Design Automation Conf., San Diego, S. 255, 1979

    Google Scholar 

  19. I. R. Duley, D. L. Dietmeyer, „A Digital System Languages (DDL)“, IEEE Trans. on Comp., Vol. C-17, S. 850, 1968

    Article  Google Scholar 

  20. W. M. Van Cleemput, „A Hierarchical Language for Structural Description of Digital Systems“, Proc. 14th Design Automation Conf., San Francisco, S. 377, 1977

    Google Scholar 

  21. R. Piloty, „Segmentation Constructs for RTS III, “Proc. of 1975 Int. Symp. On Hardware Description Languages, New York, S. 115, 1975

    Google Scholar 

  22. M. Barbacci et al., „The ISP Computer Description Language“, Dep. Comp. Sci., Carnegie-Mellon University

    Google Scholar 

  23. „AGS 860 — Applicon Graphic System“, Applicon, Burlington, MA 01803

    Google Scholar 

  24. „GDS 2 — Calma Graphic Data System“, Calma, Sunnyvale, Ca. 94086

    Google Scholar 

  25. „CADD S2 — Integrated Circuit Design“, Computervision, Bedford, MA 01730

    Google Scholar 

  26. H. De Man, „Computer-Aided Design for Integrated Circuits: Trying to Bridge the Gap“, IEEE J. Sol. State Circ., Vol. SC-14, S. 613, 1979

    Article  Google Scholar 

  27. H. Beke, W. Sansen, „CALMOS — A Portable Software System for the Automatic and Interactive Layout of MOS LSI“, LISC0, Kard. Mercierlaan 94, B-3030 Heverlee, Belgium

    Google Scholar 

  28. G. Persky et al., „LTX — A System for Directed Automatic Design of LSI“, Proc. Design Automation Conf., San Francisco, S. 399, 1976

    Google Scholar 

  29. „GAELIC: Graphic Aided Engineering Layout of integrated Circuits“, Compeda, Stevenage, Herts., England

    Google Scholar 

  30. H. Hsueh, „CABBAGE — Symbolic Layout and Compaction of Integrated Circuits“, Electronics Research Lab., Report No. ERL M79/80, University of California, Berkeley, 1979

    Google Scholar 

  31. U. Jäger, „Das Layout-Kontrollsystem LOCATE“, Halbleiterwerk AEG-TELEFUNKEN, Heilbronn, 1979

    Google Scholar 

  32. B. W. Lindsay, B. T. Preas, „Design Rule Checking and Analysis of IC-mask Designs“, Proc. Design Automation Conf., San Francisco, S. 322, 1977

    Google Scholar 

  33. K. Toshida et al., „A Layout Checking System for Large Scale Integrated Circuits“, Proc. Design Automation Conf., San Francisco, S. 322, 1977

    Google Scholar 

Download references

Author information

Authors and Affiliations

Authors

Editor information

Editors and Affiliations

Rights and permissions

Reprints and permissions

Copyright information

© 1980 Springer-Verlag Berlin · Heidelberg

About this paper

Cite this paper

Manck, O. (1980). Rechnergestützter Entwurf Integrierter Schaltungen. In: Wilhelm, R. (eds) CAD-Fachgespräch. Informatik-Fachberichte, vol 34. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-67839-4_8

Download citation

  • DOI: https://doi.org/10.1007/978-3-642-67839-4_8

  • Publisher Name: Springer, Berlin, Heidelberg

  • Print ISBN: 978-3-540-10389-9

  • Online ISBN: 978-3-642-67839-4

  • eBook Packages: Springer Book Archive

Publish with us

Policies and ethics