Skip to main content
Log in

System-in-Package und Class-D-Linetreibertechnologie – die Schlüssel zur erfolgreichen Optimierung von ADSL2+ Datenübertragungseinrichtungen

System-in-Package and Class-D linedriver technology – the key to successful optimization of ADSL2+ data transmission equipment

  • Originalarbeit
  • Published:
e & i Elektrotechnik und Informationstechnik Aims and scope Submit manuscript

Internetanwendungen lassen heutzutage den Ruf nach breitbandigeen Anschlüssen und damit einhergehenden hohen Datenraten laut werden. Der aktuelle ADSL2+ Standard unterstützt Datenraten bis 25 Mbit/s und wird somit diesen Anforderungen sehr gut gerecht. Neben der Optimierung des Systems in Richtung maximaler Datenrate dürfen natürlich die anderen systemrelevanten Parameter nicht aus den Augen verloren werden. Dies gilt speziell für die Anwendung in Vermittlungsstellen, wo Tausende von Anschlüssen zusammenlaufen. Hier ist die Hochintegration am "Chip-Level" ein Muss. Infineon Technologies ist mit dem GEMINAX-PRO, dem derzeit modernsten und innovativsten ADSL2+ Chipsatz, in der Lage, diesen Forderungen nachzukommen. Die Integration des ADSL2+ Analogteils von vier Kanälen in ein gemeinsames Chip-Package sowie die erstmalige Verwendung von Class-D-Linetreibertechnologie in ADSL stellen eine besondere Herausforderung für die Chipentwicklung dar.

Today's Internet applications intensify the call for broadband connections and associated high data rates. The current ADSL2+ standard supports data rates up to 25 Mbps and so meets these requirements. In addition to optimizing the system in terms of maximum data rate, it is of course essential not to lose sight of the other system-related parameters. This applies in particular the use in central offices, where thousands of lines converge. Here, large-scale integration at "chip level" is a must. With the GEMINAX-PRO, currently the most advanced and innovative ADSL2+ chipset, Infineon Technologies is able to fulfill these requirements. Integrating the four-channel ADSL2+ analog section into a common chip package, as well as using Class-D linedriver technology in ADSL for the first time, poses a special challenge for chip development.

This is a preview of subscription content, log in via an institution to check access.

Access this article

Price excludes VAT (USA)
Tax calculation will be finalised during checkout.

Instant access to the full article PDF.

Literatur

  • Bager, J., Endres, J. (2005): T-Schnell. c't 2005, Heft 15.

  • Brandtner, T. (2005): Auf einem Stromlaufplan basierender Chip/Package-CoDesign-Flow für Mixed-Signal System-In-Package Designs. Austrochip 2005.

  • Pessl, P., Gaggl, R., Hohl, J., Giotta, D., Hauptmann, J. (2004): A Four Channel ADSL2+ Analog Front-End for CO Applications with 75 mW per Channel, built in 0.13 um CMOS. IEEE JSSC, Dez. 2004, Vol. 39: 2371–2378.

Download references

Author information

Authors and Affiliations

Authors

Rights and permissions

Reprints and permissions

About this article

Cite this article

Pessl, P., Preitnegger, M. System-in-Package und Class-D-Linetreibertechnologie – die Schlüssel zur erfolgreichen Optimierung von ADSL2+ Datenübertragungseinrichtungen. Elektrotech. Inftech. 123, 72–77 (2006). https://doi.org/10.1007/s00502-006-0321

Download citation

  • Issue Date:

  • DOI: https://doi.org/10.1007/s00502-006-0321

Schlüsselwörter

Keywords

Navigation