Skip to content
Licensed Unlicensed Requires Authentication Published by De Gruyter Oldenbourg September 25, 2009

Dagstuhl-Seminar “Dynamically and Partially Reconfigurable Architectures” (Dynamisch und partiell rekonfigurierbare Architekturen)

Dynamisch und partiell rekonfigurierbare Architekturen

  • Jürgen Becker

Summary

The paper addresses people from information technology, electrical engineering, computer science, and related areas. It gives an introduction and classification to fine-, coarse-, as well as multi-grain reconfigurable architectures. This data-stream-based and transport-triggered parallel computing technique in combination with dynamical and partial reconfiguration features demonstrates promising perspectives for future CMOS-based microelectronic solutions in multimedia and infotainment, mobile communication, as well as automotive application domains, among others.

Zusammenfassung

Dieser Beitrag richtet sich an Wissenschaftler und Entwickler aus den Bereichen Informationstechnik, Elektrotechnik, Informatik sowie verwandter Disziplinen, und gibt eine Einführung und Klassifikation in fein-, grob- und multi-granularen rekonfigurierbaren Architekturen. Die hierbei umgesetzten Datensequenz-basierten und mittels Operandendaten synchronisierenden Berechnungsmethoden demonstrieren, in Kombination mit dynamischen und partiellen Rekonfigurationstechniken, viel versprechende Perspektiven für zukünftige CMOS-basierte mikroelektronische Lösungen u.a. in Multimedia/Infotainment, Mobilkommunikation und automotive Anwendungsbereiche.

Published Online: 2009-9-25
Published in Print: 2004-4-1

© 2004 Oldenbourg Wissenschaftsverlag GmbH

Downloaded on 26.4.2024 from https://www.degruyter.com/document/doi/10.1524/itit.46.4.218.36077/html
Scroll to top button